芯片资讯
-
22
2024-09
有哪些原因会导致连接器失效
连接器连接失效原因探讨 连接器的内导体相对于外导体来说,尺寸较小,强度较差的内导体更容易造成接触不良而导致连接器失效。 连接器的内导体之间大多采用弹性连接方式,例如:弹簧爪式弹性连接、插孔开槽式弹性连接、波纹管式弹性连接等。其中插孔开槽式弹性连接结构简单,加工成本低,装配比较方便,应用范围最为广泛。 1.内导体固定不牢 为了装配需要,在很多射频同轴连接器(如N型,3.5mm)的结构是内导体被在介质支撑处分为两截,然后用螺纹连接起来。但是由于内导体直径较小,装配时如果不在螺纹连接处涂胶加以固定,
-
21
2024-09
MathWorks: 5G系统7大领域迎来设计福音
不同于以往的通讯技术,即将到来的5G标准在频带(20Gbps)、延迟( 10ms)、支持不同设备连接、与LTE/WLAN共存等方面都提出了新的要求。 不同于以往的通讯技术,即将到来的5G标准在频带(20Gbps)、延迟( 10ms)、支持不同设备连接、与LTE/WLAN共存等方面都提出了新的要求。在MathWorks产品市场经理赵志宏看来,毫米波(mmWave)频段、多天线阵列(massive MIMO)、波束形成技术(Beamforming)、有源相控阵天线系统、新的发射波形(UFMC/FB
-
20
2024-09
MOSFET的寄生电容是如何影响其开关速度的?
我们应该都清楚,MOSFET 的栅极和漏源之间都是介质层,因此栅源和栅漏之间必然存在一个寄生电容CGS 和CGD,沟道未形成时,漏源之间也有一个寄生电容CDS,所以考虑寄生电容时,MOSFET 的等效电路就成了图 2 的样子了。但是,我们从MOSFET 的数据手册中一般看不到这三个参数,手册给出的参数一般是 CISS、COSS和CRSS(见图 1 ), 图 1 某数据手册关于寄生电容的描述 它们与CGS、CGD、CDS的关系如下: CISS=CGS+CGD(CDS 短路时),COSS=CDS+
-
19
2024-09
欠压保护电路基本工作原理
图显示的是一种能量存储与转移的方法,当SW1打开的时候,电源适配器分别通过电阻R1和R2对C1与C2进行充电,它们最后的电压值将达到电源适配器电压Vs。 如果把该电路从电源适配器移开并且闭合SW1,那么C1与C:将串联连接,在该电路的两端将出现2Vs的电压。 在图中,上面所述电路被加到了一个线性调节器输入调整管Q1的两端,此图中的电容处于已经充完电的状态。现在如果电路处于欠压状态下SW1是闭合的,电容C1与C2串联,在电路的A点提供电压为2Vs。 因为此时线性调整管的A点输入电压超过了规定的输
-
18
2024-09
专为PC而来 高通骁龙1000被外媒曝光
从高通 Snapdragon 850 处理器的定位来看,虽然说是为PC打造的,但似乎依旧是一个可以在手机中看到的处理器的升级版本。近日,WinFuture报道表示,他们已经获得了有关SDM1000(推测代号为Snapdragon 1000)的相关细节,它很可能是从设计之初就是为PC打造的。与大多数采用ARM架构的芯片来说,这款芯片在体积方面要更大,而且功耗也达到了笔记本电脑上较为常见的12W,根据这样的规格来看,它将直接对标英特尔低电压版本的Core处理器。 据报道显示,在导入数据库中找到的参
-
17
2024-09
2018年Q1全球半导体销售达1158亿美元,无线通讯市场大幅下滑
在2018年第一季度,全球半导体产业销售额达到了1158亿美元。即使该季度半导体产业总营收出现些许下滑,然而NAND市场依然创下了有史以来第二高的季度收入,其中,来自企业和消费性固态硬盘(SSD)市场的需求最为强劲。 随着企业和储存市场对于相关零组件需求的增加,在2018年第一季度,储存类别增长率为1.7%,达到397亿美元。事实上,对于服务器用内存(Server DRAM)的强劲需求将持续推动该市场。然而,也能看到NAND涨幅在该季度内收入略有下降,IHS Marki内存与储存市场资深总监C
-
16
2024-09
晶振不起振?我来告诉你
晶振的好坏直接关系整个系统的稳定性,故如何选择一颗晶振,怎么看晶振的主要参数,是工程师的必修课,电子元器件采购平台前面发了两章关于晶振的分类及选用。参数的选择关系到系统的稳定运行,具体选择不仅仅需要对晶振参数的详细把控,也要不同参照不同系统的要求。 选择不适当时可能会导致晶振不起振。系统无法正常运行,一般有以下三大原因: 1、选型:物料参数选型错误导致晶振不起振 A、等效负载需要 6PF 而选择了 15PF; B、频率误差(ppm)太大,导致实际频率偏移标称频率从而引起晶振不起振; C、负性阻
-
15
2024-09
如何用万用表快速测量MOS管的好坏?
电子商城官方网站今天带来的文章内容很简单,也很简短,但却很实用。 以NMOS举例,只用万用表二极管档测量MOS管的好坏。 NMOS的D极和S极之间有一个寄生二极管,方向为S到D,利用二极管单向导电性以及MOS管导通时寄生二极管截止的特性,可以快速测量MOS好坏。1、测量之前将MOS的3个极短接,可以用一根铁丝,泄放MOS管内部电荷,确认MOS管是关闭状态。 短接释放电荷确保MOS截止2、将万用表调至二极管档,将红表笔接在MOS的S极,黑表笔接在D极,这时寄生二极管是导通状态,万用表会显示电压值
-
14
2024-09
详细说明二极管限制电路和钳位电路
二极管最重要的特性是单向导电性,利用这一特性可以设计很多好玩实用的电路,电子元器件采购平台将用本文讲述限幅电路和钳位电路。 本文目录(点击查看大图) ▉ 正限幅电路正半周时且Vin的电压大于等于0.7V时,二极管导通,Vout会被钳位在0.7V;在负半周和Vin电压小于0.7V时,二极管是截止状态,所以Vout=Vin,即Vout波形跟随Vin波形。 ▉ 负限幅电路在正半周时,二极管截止,Vout=Vin,即波形跟随;在负半周Vin电压小于等于-0.7V时,二极管会导通,Vout电压会被钳位在
-
11
2024-09
三星:2020年开发3纳米制程,芯片设计费将高达15亿
三星电子先前发布,到2020年开发3纳米Foundry制程。据分析称3纳米Foundry制程芯片设计费用将高达15亿美金。虽芯片设计费用的增长倍数极高,但据专家分析称其电流效率和性能提升幅度并没有与费用成正比,而且考虑到高额的费用,能设计3纳米工程的企业屈指可数。 7月17日半导体市调机构International Business Strategy(IBS)分析称3纳米芯片工程的芯片设计费用将高达4亿至15亿美金。IBS说明,在设计复杂度相对较高的GPU等芯片设计费用最高。该公司资料显示28
-
10
2024-09
32核64线程 AMD二代线程撕裂者即将推出
据外媒报道,上周AMD在意大利Maranello举办了一场关于ThreadRipper 2(第二代线程撕裂者,12nm Zen+架构)处理器的沟通活动,但内容对外保密,不出意外的话,应该涉及这款处理器的具体规格、价格等信息。可能是拿到了一些资料,加拿大零售商突然放出Ryzen Threadripper 2990WX处理器的预订页面,标记为32核64线程,也就是旗舰款式,价格2399加元(约合12518元)。 当然,这不是渠道第一次偷跑,一个月前欧洲网站Cybersport也放出了1509欧元(
-
07
2024-09
胆机功放是一种什么东西
胆机功放简介 胆,就是指电子管,大家常说的胆机,指的是电子管的放大器等。胆机即电子管机是使用电子管来实现放大、润色等功能的机器。胆机兴起于60年代,虽然后来被电子管机也就是俗称的石机所替代,但胆机以其不可替代的音质特点在现在仍然受到了众多音乐发烧友的喜爱。 胆机功放起源于上个世纪60年代,其凭借声音温润耐听、音乐感好等特性,一直备受功放发烧友的追捧。那么到底什么是胆机功放呢?特点、原理和优缺点是什么呢?进口电子元器件采购平台今天就来详细解析,顺便推荐几款好用的国产胆机功放。 胆机功放的特点 胆